北京锦科技有限公司 www.jon-kon.com (数字化DPSK调制解调器的研究)
摘要现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术的调制解调技术一直是人们研究的一个重要方向。讨论和仿真实现了基于FPGA的数字化DPSK调制解调系统。用Altera公司的FPGA开发平台Quartus II 3.0实现了一个对基带信号的DPSK调制解调系统模型的仿真。
关键词:调制解调DPSK 现场可编程门阵列( FPGA) Quartus II
中图法分类号TN919.6; 文献标识码B
现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术的调制解调技术一直是人们研究的一个重要方向。一个系统的通信质量 很大程度上依赖于所采用的调制方式。因此对调制方式的研究 将直接决定通信系统质量的好坏[1 2]。随着大规模集成电路的发展 尤其是微电子技术和计算机技术的迅猛发展和广泛应用 数字化成为目前通信技术发展的趋势 它具有可靠性高、灵活性强、易大规模集成等优点 日益受到重视。目前 数字化的手段主要有集成电路(ASIC) 和通用数字信号处理器(DSP) 。现场可编程门阵列( FPGA) 提供了实现数字信号处理的第三种解决方案 它结合了以上两种方式的优势 具有开发周期短、设计方案修改方便、成本低、投资不存在风险问题等[3]。本设计选用了Altera公司的APEX20KE系列的FPGA芯片来实现设计。
作为Altera的新一代开发软件 Quartus II具有简单易学、易用、可视化、集成化设计环境等优点。Quartus II支持VHDL、Verilog HDL及AHDL等多种描述语言。其中VHDL和Verilog HDL因适合标准化的发展方向而终成为IEEE标准。与VHDL相比Verilog HDL更容易掌握 并且完成同一功Verilog HDL的程序条数一般仅为VHDL的1/3。而且VerilogHDL语言可读性强 易于修改和发现错误[4]。本设计采用Verilog HDL 语言来完成调制解调器的模型设计和仿真。本文是某图像传输扩频系统方案的一部分。研究内容为采用DPSK方式完成通信信号的调制解调模型 对扩频和解扩部分不作具体研究 只利用解扩部分产生的位同步信号作为本设计中积分猝灭模块的控制信号。在发射子系统中 首先对基带信号进行差分编码 然后完成PSK调制 即DPSK调制。PSK调制实际上是由乘法器完成的 它将差分编码器输出的数据与来自数控振荡器NCO的载波相乘 输出的是数字化的已调信号 在整体系统设计中该信号经数模转换后作为中频输出信号[5]。